A 224–448 MHz low-power fully integrated phase-locked loop using 0.18-μm CMOS process
Jeng Han Tsai*, Chia Lung Lin, Yin Ting Kuo
*此作品的通信作者
研究成果: 雜誌貢獻 › 期刊論文 › 同行評審
5
引文
斯高帕斯(Scopus)